
ที่ EPM7160ELC84-15 เป็นส่วนหนึ่งของ CPLDs Max 7000 ซีรี่ส์ของ Intel ซึ่งใช้สถาปัตยกรรม Max รุ่นที่สองขั้นสูงของ Alteraอุปกรณ์เหล่านี้ผลิตด้วยเทคโนโลยี CMOS ระดับสูงได้รับการปรับแต่งสำหรับการใช้งานวงจรลอจิกดิจิตอลที่มีความหนาแน่นสูงและมีประสิทธิภาพสูงรุ่นนี้มี macrocells 160 และให้ประตูที่ใช้งานได้ประมาณ 3,200 ประตูรองรับความต้องการของระบบดิจิตอลที่ซับซ้อนมันทำงานบนอุปทาน 5V โดยมีการหน่วงเวลาพินถึงพินทั่วไป 15 ns ช่วยให้สามารถรับความเร็วได้สูงถึง 175.4 MHz ทำให้มั่นใจได้ว่าการประมวลผลสัญญาณอย่างรวดเร็วและประสิทธิภาพของระบบที่มีประสิทธิภาพCPLD นี้รองรับทั้งการเขียนโปรแกรมในระบบและการเขียนโปรแกรมซ้ำผ่านอินเตอร์เฟส JTAG แบบรวมซึ่งสอดคล้องกับ IEEE STD1149.1 เพิ่มความยืดหยุ่นและความสะดวกในการอัปเดตหลังจากการติดตั้งนอกจากนี้ยังมีคุณสมบัติบิตความปลอดภัยเพื่อป้องกันการคัดลอกข้อมูลการกำหนดค่าโดยไม่ได้รับอนุญาตซึ่งเป็นการเพิ่มที่มีค่าสำหรับการปกป้องทรัพย์สินทางปัญญา
หากคุณต้องการความปลอดภัยทุกสิ่งที่ธุรกิจของคุณต้องการตอนนี้เป็นเวลาที่เหมาะสำหรับการสั่งซื้อจำนวนมากกับเราเราพร้อมที่จะช่วยคุณประหยัดเวลาลดค่าใช้จ่ายและรับสิ่งที่คุณต้องการ

แผนภาพ Pinout สำหรับ EPM7160ELC84-15 อุปกรณ์แสดงให้เห็นถึงรูปแบบทางกายภาพและฟังก์ชั่นของ 84 พินในแพ็คเกจ PLCC (พลาสติกตะกั่วชิป)แผนภาพแสดงการกำหนดค่าสี่เหลี่ยมซึ่งแต่ละพินจะถูกกำหนดป้ายกำกับเฉพาะที่ระบุฟังก์ชั่นของมันเช่น I/O (อินพุต/เอาต์พุต), gnd (พื้นดิน) หรือ VCCIO (จ่ายแรงดันไฟฟ้าสำหรับ I/O)พินที่มีป้ายกำกับว่า I/O แสดงถึงอินพุตดิจิตอลหรือสายเอาต์พุตที่กำหนดค่าได้ซึ่งใช้ในการเชื่อมต่อกับอุปกรณ์อื่น ๆ ในวงจร VCCIO หมุดจ่ายแรงดันไฟฟ้าให้กับ ธนาคาร I/O, และ gnd พินให้การอ้างอิงพื้นดินหมุดฟังก์ชั่นพิเศษรวมถึง TDI- TDO- TMS, และ TCKซึ่งใช้สำหรับ jtag การทดสอบการเขียนโปรแกรมและการสแกนขอบเขตนอกจากนี้หมุดชอบ อินพุต 1/Clk1 และ input2/clk2 เป็นนาฬิกาที่กำหนดหรืออินพุตสัญญาณควบคุมสำหรับเวลาตรรกะภายใน

สัญลักษณ์ EPM7160ELC84-15

EPM7160ELC84-15 FOETPRINT

EPM7160ELC84-15 รุ่น 3D
- ตรรกะความหนาแน่นสูง: EPM7160ELC84-15 มี macrocells 160 และประตูที่ใช้งานได้ประมาณ 3,200 ประตูทำให้เหมาะอย่างยิ่งสำหรับการออกแบบดิจิตอลที่ซับซ้อนความหนาแน่นนี้ช่วยให้การรวมฟังก์ชั่นหลายฟังก์ชั่นเข้ากับอุปกรณ์เดียวช่วยอำนวยความสะดวกในการออกแบบวงจรขนาดกะทัดรัดและมีประสิทธิภาพมากขึ้น
- ประสิทธิภาพที่รวดเร็ว: ด้วยความล่าช้าในการแพร่กระจายสูงสุด 15 ns และความสามารถในการรองรับความถี่ในการทำงานสูงถึง 100 MHz CPLD นี้จะช่วยให้มั่นใจได้ว่าการประมวลผลสัญญาณอย่างรวดเร็วและประสิทธิภาพความเร็วสูงสำหรับการใช้งานที่ไวต่อเวลา
- ความสามารถในการโปรแกรมในระบบ (ISP): นำเสนอ IEEE std ในตัว1149.1 (JTAG) อินเทอร์เฟซอุปกรณ์รองรับการเขียนโปรแกรมในระบบความสามารถนี้ช่วยให้อุปกรณ์ได้รับการตั้งโปรแกรมและ reprogrammed หลังการติดตั้งซึ่งให้ความยืดหยุ่นสำหรับการอัปเดตและการเปลี่ยนแปลงฟังก์ชันการทำงานโดยไม่จำเป็นต้องเปลี่ยนทางกายภาพ
- อินเทอร์เฟซ Multivolt ™ I/O : อินเทอร์เฟซ Multivolt I/O รองรับแรงดันไฟฟ้าในการทำงานที่หลากหลายทำให้ CPLD เข้ากันได้กับระดับ 5.0 V, 3.3 V และ 2.5 Vคุณลักษณะนี้ช่วยให้อุปกรณ์สามารถใช้ในระบบแรงดันไฟฟ้าผสมเพิ่มความสามารถในการปรับตัวให้เข้ากับสภาพแวดล้อมทางอิเล็กทรอนิกส์ที่แตกต่างกัน
- การกำหนดค่า I/O ที่ยืดหยุ่น: มีหมุด I/O ที่ตั้งโปรแกรมได้ 64 รายการที่เสนอตัวเลือกการเชื่อมต่อที่หลากหลายความยืดหยุ่นนี้มีความสำคัญสำหรับแอปพลิเคชันที่ต้องการการกำหนดค่าอินพุต/เอาต์พุตที่หลากหลายซึ่งรองรับการเชื่อมต่อและฟังก์ชั่นที่หลากหลาย
- หน่วยความจำที่ใช้ EEPROM: การใช้เทคโนโลยี EEPROM สำหรับการจัดเก็บการกำหนดค่า CPLD สามารถเขียนโปรแกรมได้มากถึง 100 ครั้งหน่วยความจำที่ไม่ระเหยนี้ช่วยให้มั่นใจได้ว่าอุปกรณ์ยังคงกำหนดค่าไว้แม้หลังจากรอบพลังงานเพื่อความน่าเชื่อถือและความสะดวกในการบำรุงรักษา
- คุณสมบัติด้านความปลอดภัย: อุปกรณ์รวมถึงบิตความปลอดภัยที่ป้องกันการเข้าถึงตรรกะที่ตั้งโปรแกรมโดยไม่ได้รับอนุญาตปกป้องทรัพย์สินทางปัญญาและป้องกันการดัดแปลงซึ่งเหมาะสำหรับแอปพลิเคชันในสภาพแวดล้อมที่ไวต่อความปลอดภัย

แผนภาพบล็อกของ EPM7160ELC84-15แสดงถึงสถาปัตยกรรมภายในที่มีโครงสร้างที่ดีประกอบด้วยสี่ บล็อกอาร์เรย์ลอจิก (ห้องปฏิบัติการ) ที่ติดฉลาก อัน- ข- C, และ d-ห้องปฏิบัติการแต่ละห้องมี 16 macrocellsทำทั้งหมด 64 macrocellsซึ่งเป็นหน่วยอาคารสำหรับการสร้างฟังก์ชั่นลอจิกmacrocells เหล่านี้สามารถใช้ตรรกะแบบ combinational หรือที่ลงทะเบียนโดยใช้การเชื่อมต่อระหว่างกันที่ตั้งโปรแกรมได้และสัญญาณควบคุมตรงกลาง อาร์เรย์เชื่อมต่อระหว่างกันที่ตั้งโปรแกรมได้ (PIA) ทำหน้าที่เป็นกระดูกสันหลังการสื่อสารทำให้สามารถกำหนดเส้นทางสัญญาณที่ยืดหยุ่นได้ระหว่าง ห้องแล็บ และ I/O พินห้องปฏิบัติการแต่ละห้องเชื่อมต่อกับ PIA กับ 36 สายอินพุตและ 16 สายเอาต์พุตเพื่อให้มั่นใจว่ามีการเชื่อมต่อระหว่างตรรกะระดับสูงรอบ ๆ รอบนอก บล็อกควบคุม I/O จัดการสัญญาณอินพุตและเอาต์พุตที่เสนอระหว่าง 6 ถึง 16 I/O พินต่อด้านซึ่งอินเทอร์เฟซโดยตรงกับระบบภายนอกนอกจากนี้ยังแสดงสัญญาณควบคุมทั่วโลกเช่นนาฬิกา (GCLK1, GCLK2), การเปิดใช้งานเอาต์พุต (OE1) และ CLEAR (GCLRN) แจกจ่ายไปยังห้องปฏิบัติการทั้งหมดสำหรับการควบคุมตรรกะที่ซิงโครไนซ์และส่วนกลางสัญญาณเหล่านี้สามารถส่งผ่านมัลติเพล็กเซอร์เพื่อให้ความยืดหยุ่นและประสิทธิภาพในการออกแบบ
|
พิมพ์ |
พารามิเตอร์ |
|
ผู้ผลิต |
Altera/Intel |
|
ชุด |
Max® 7000 |
|
การบรรจุหีบห่อ |
หลอด |
|
สถานะชิ้นส่วน |
ล้าสมัย |
|
ประเภทที่ตั้งโปรแกรมได้ |
ee pld |
|
เวลาหน่วงเวลา tpd (1) สูงสุด |
15 ns |
|
แรงดันไฟฟ้า - ภายใน |
4.75V ~ 5.25V |
|
จำนวนองค์ประกอบตรรกะ/บล็อก |
10 |
|
จำนวน macrocells |
160 |
|
จำนวนประตู |
3200 |
|
จำนวน I/O |
64 |
|
อุณหภูมิการทำงาน |
0 ° C ~ 70 ° C (TA) |
|
ประเภทการติดตั้ง |
ติดตั้งพื้นผิว |
|
แพ็คเกจ / เคส |
84-LCC (J-Lead) |
|
แพ็คเกจอุปกรณ์ซัพพลายเออร์ |
84-PLCC (29.31x29.31) |
|
หมายเลขผลิตภัณฑ์พื้นฐาน |
EPM7160 |
ระบบอัตโนมัติอุตสาหกรรม
ในระบบอัตโนมัติอุตสาหกรรม EPM7160ELC84-15 ถูกนำมาใช้เพื่อควบคุมตรรกะภายในตัวควบคุมตรรกะที่ตั้งโปรแกรมได้ (PLCs) ตัวควบคุมมอเตอร์และอินเตอร์เฟสเซ็นเซอร์ความสามารถในการจัดการการดำเนินการตรรกะที่ซับซ้อนและการสลับ I/O ที่รวดเร็วทำให้เหมาะสำหรับงานอัตโนมัติที่ต้องมีการควบคุมและเวลาที่แม่นยำ
ระบบฝังตัว
CPLD นี้มีประโยชน์ในระบบฝังตัวที่พื้นที่และประสิทธิภาพการใช้พลังงานมีความสำคัญพบแอพพลิเคชั่นในหุ่นยนต์อุปกรณ์ Internet of Things (IoT) และอุปกรณ์อิเล็กทรอนิกส์สำหรับผู้บริโภคที่ซึ่งความสามารถในการเขียนโปรแกรมช่วยให้สามารถปรับแต่งและปรับตัวได้ตามข้อกำหนดการทำงานเฉพาะ
โทรคมนาคม
อุปกรณ์นี้ใช้ในอุปกรณ์โทรคมนาคมเช่นเราเตอร์และสวิตช์สำหรับการจัดการเวลาการกำหนดเส้นทางข้อมูลและการจัดการโปรโตคอลประสิทธิภาพความเร็วสูงและความสามารถในการทำงานในระดับแรงดันไฟฟ้าที่แตกต่างกันทำให้เหมาะสำหรับโครงสร้างพื้นฐานเครือข่ายที่ต้องการความน่าเชื่อถือและปริมาณงานที่สูง
อุปกรณ์อิเล็กทรอนิกส์ยานยนต์
ภายในภาคยานยนต์ EPM7160ELC84-15 รองรับแอปพลิเคชันในระบบสาระบันเทิงโมดูลควบคุมร่างกายและหน่วยการจัดการเครื่องยนต์ความทนทานและการสนับสนุนของ CPLD สำหรับแรงดันไฟฟ้าอินพุต/เอาต์พุตที่หลากหลายช่วยให้สามารถดำเนินการได้อย่างน่าเชื่อถือในสภาพที่ต้องการสภาพแวดล้อมยานยนต์
อุปกรณ์การแพทย์
CPLD ยังใช้ในเทคโนโลยีอุปกรณ์การแพทย์โดยเฉพาะอย่างยิ่งในอุปกรณ์วินิจฉัยและระบบตรวจสอบผู้ป่วยคุณสมบัติด้านความปลอดภัยและการดำเนินงานที่มั่นคงภายใต้สภาพแวดล้อมที่หลากหลายช่วยให้มั่นใจได้ว่าสามารถจัดการกับแอพพลิเคชั่นที่มีความละเอียดอ่อนและการดูแลสุขภาพอย่างปลอดภัยและมีประสิทธิภาพ
การเขียนโปรแกรม EPM7160ELC84-15 ซึ่งเป็น CPLD จากซีรี่ส์ Max 7000 ของ Intel เกี่ยวข้องกับกระบวนการที่มีโครงสร้างเพื่อให้แน่ใจว่าอุปกรณ์ทำงานตามข้อกำหนดนี่คือขั้นตอนที่เกี่ยวข้องในการเขียนโปรแกรม CPLD นี้:
1. รายการออกแบบ: เริ่มต้นด้วยการใช้ภาษาคำอธิบายฮาร์ดแวร์ (HDL) เช่น VHDL หรือ Verilog หรือเครื่องมือจับภาพแผนผังแบบกราฟิกเพื่อสร้างการออกแบบตรรกะดิจิตอลของคุณขั้นตอนเริ่มต้นนี้วางรากฐานสำหรับฟังก์ชันการทำงานที่คุณต้องการนำไปใช้ใน CPLDใช้ซอฟต์แวร์การออกแบบที่เข้ากันได้กับซีรี่ส์ Max 7000 เช่น Quartus II หรือ Max+Plus II ของ Altera ซึ่งเป็นเครื่องมือสำหรับการเข้ารหัสการรวบรวมและจำลองการออกแบบของคุณ
2. การรวบรวมและการจำลอง: รวบรวมการออกแบบของคุณเพื่อแปลรหัส HDL หรือแผนผังเป็นรูปแบบไบนารีที่ CPLD สามารถดำเนินการได้ขั้นตอนนี้ยังตรวจสอบข้อผิดพลาดทางไวยากรณ์ใด ๆ และทำให้มั่นใจได้ว่าตรรกะเป็นไปตามข้อกำหนดการออกแบบจำลองการออกแบบที่รวบรวมเพื่อตรวจสอบการทำงานของมันสิ่งนี้เกี่ยวข้องกับการเรียกใช้กรณีทดสอบกับการออกแบบเพื่อตรวจสอบตรรกะและเวลาของมันเพื่อให้แน่ใจว่ามันทำงานได้ตามที่คาดไว้ก่อนที่จะถูกตั้งโปรแกรมลงบนอุปกรณ์ทางกายภาพ
3. การตั้งค่าฮาร์ดแวร์การเขียนโปรแกรม: เชื่อมต่อ EPM7160ELC84-15 กับฮาร์ดแวร์การเขียนโปรแกรมที่เหมาะสมสิ่งนี้อาจเกี่ยวข้องกับการตั้งค่าอินเทอร์เฟซ JTAG ด้วยอุปกรณ์เช่น ByteBlasterMV, MasterBlaster หรือ USB-blasterตรวจสอบให้แน่ใจว่า CPLD ได้รับพลังงานอย่างเหมาะสมและตั้งค่าในโหมดการกำหนดค่าที่ถูกต้องสำหรับการเขียนโปรแกรมโดยทั่วไปจะใช้แหล่งจ่ายไฟ 5.0 V
4. กระบวนการเขียนโปรแกรม: เปิดซอฟต์แวร์การเขียนโปรแกรม (เช่นโปรแกรมเมอร์ Quartus II) และกำหนดค่าให้รู้จัก EPM7160ELC84-15 ผ่านอินเตอร์เฟส JTAGโหลดไฟล์การเขียนโปรแกรมที่เหมาะสม (.pof หรือ. sof) ลงในซอฟต์แวร์ไฟล์เหล่านี้มีข้อมูลการออกแบบที่รวบรวมได้ซึ่งจำเป็นในการกำหนดค่า CPLDดำเนินการคำสั่งการเขียนโปรแกรมภายในซอฟต์แวร์เพื่อถ่ายโอนการออกแบบไปยัง CPLDตรวจสอบกระบวนการสำหรับข้อผิดพลาดใด ๆ และยืนยันการเขียนโปรแกรมที่สำเร็จ
5. การตรวจสอบ: เมื่อการเขียนโปรแกรมเสร็จสมบูรณ์ให้ดำเนินการตรวจสอบเพื่อให้แน่ใจว่า CPLD ทำงานอย่างถูกต้องภายในแอปพลิเคชันที่ตั้งใจไว้ซึ่งอาจรวมถึงการทดสอบขอบเขตหรือการทดสอบฟังก์ชันการทำงานภายในระบบจริงที่ใช้ CPLDตรวจสอบว่าฟังก์ชั่นทั้งหมดดำเนินการตามการออกแบบและอุปกรณ์โต้ตอบอย่างถูกต้องกับส่วนประกอบอื่น ๆ ในระบบ
ความคุ้มค่า
EPM7160ELC84-15 เป็นโซลูชันที่ประหยัดต้นทุนสำหรับการต้องการความสามารถด้านตรรกะที่ซับซ้อนโดยไม่มีป้ายราคาสูงที่เกี่ยวข้องกับ CPLD หรือ FPGAs รุ่นใหม่สิ่งนี้ทำให้น่าสนใจสำหรับโครงการที่มีความอ่อนไหวด้านงบประมาณและสำหรับแอพพลิเคชั่นอุตสาหกรรมการศึกษาหรือขนาดเล็ก
การกำหนดค่าที่ไม่ระเหย
การใช้เทคโนโลยี EEPROM, EPM7160ELC84-15 ยังคงกำหนดค่าการกำหนดค่าที่ตั้งโปรแกรมไว้แม้ว่าจะปิดไฟก็ตามความไม่ผันผวนนี้ช่วยให้มั่นใจได้ถึงความน่าเชื่อถือของอุปกรณ์และความสม่ำเสมอในประสิทธิภาพในวงจรพลังงานซึ่งไม่จำเป็นต้องใช้ส่วนประกอบหน่วยความจำที่ไม่ระเหยภายนอก
ช่วงแรงดันไฟฟ้าที่กว้าง
อุปกรณ์รองรับช่วงแรงดันไฟฟ้าที่ใช้งานได้กว้าง 4.75 V ถึง 5.25 V รองรับแหล่งจ่ายไฟที่แตกต่างกันและทำให้มั่นใจได้ถึงความเข้ากันได้กับการออกแบบระบบทั้งเก่าและใหม่ความเก่งกาจนี้มีประโยชน์ในสภาพแวดล้อมที่มีแรงดันไฟฟ้าผสมซึ่งส่วนประกอบของระบบอาจไม่แบ่งปันระดับแรงดันไฟฟ้ามาตรฐานเดียวกัน
ประสิทธิภาพที่เชื่อถือได้
อุปกรณ์มีประสิทธิภาพที่เชื่อถือได้โดยมีความล่าช้าในการแพร่กระจาย 15 ns และรองรับความถี่ในการใช้งานสูงถึง 100 MHzสิ่งนี้ทำให้มั่นใจได้ว่าการประมวลผลการดำเนินงานเชิงตรรกะที่เหมาะสมและมีประสิทธิภาพทำให้เหมาะสำหรับการใช้งานที่มีความอ่อนไหวต่อเวลาในการสื่อสารโทรคมนาคมอุปกรณ์อิเล็กทรอนิกส์ยานยนต์และระบบควบคุมอุตสาหกรรม
|
เครื่องหมาย |
นิ้ว |
||
|
นาที. |
นาม |
สูงสุด |
|
|
อัน |
0.165 |
0.172 |
0.18 |
|
A1 |
0.02 |
- |
- |
|
A2 |
0.150 typ |
||
|
d |
1.185 |
1.190 |
1.195 |
|
D1 |
1.150 |
1.154 |
1.158 |
|
D2 |
1.082 |
1.110 |
1.138 |
|
อี |
1.185 |
1.190 |
1.195 |
|
E1 |
1.150 |
1.154 |
1.158 |
|
E2 |
1.082 |
1.110 |
1.138 |
|
ข |
0.013 |
- |
0.021 |
|
C |
0.008 typ |
||
|
อี |
0.050 TYP |
||

EPM7160ELC84-15 ผลิตโดย Intel Corporationผู้นำระดับโลกในเทคโนโลยีเซมิคอนดักเตอร์เดิมทีพัฒนาโดย Altera CPLD นี้กลายเป็นส่วนหนึ่งของพอร์ตผลิตภัณฑ์ของ Intel หลังจากการเข้าซื้อกิจการของ Altera ในปี 2558 ตั้งแต่นั้นมา Intel ยังคงสนับสนุนซีรี่ส์ Max 7000 อย่างต่อเนื่องรวมถึง EPM7160ELC84-15 ภายใต้กลุ่มโซลูชั่นที่ตั้งโปรแกรมได้การดูแลของ Intel ทำให้มั่นใจได้ว่าอุปกรณ์จะได้รับประโยชน์จากมาตรฐานการผลิตขั้นสูงความน่าเชื่อถือในระยะยาวและการสนับสนุนเอกสารแม้ว่าตอนนี้จะถูกจัดว่าล้าสมัย แต่มรดกของ Intel ในอุปกรณ์ตรรกะที่ตั้งโปรแกรมได้เช่น EPM7160ELC84-15 ยังคงให้บริการในระบบมรดกและแอปพลิเคชันพิเศษทั่วโลก
EPM7160ELC84-15 ย่อมาจาก CPLD ที่มีความสามารถสูงซึ่งเหมาะสำหรับวิศวกรและนักออกแบบระบบที่กำลังมองหาการรวมตรรกะที่ประหยัดต้นทุนด้วยความสามารถในการโปรแกรมที่ยืดหยุ่นหน่วยความจำที่ใช้ EEPROM ความล่าช้าในการแพร่กระจายอย่างรวดเร็วและความเข้ากันได้กับระดับแรงดันไฟฟ้าหลายระดับทำให้มันพอดีกับสภาพแวดล้อมทางอิเล็กทรอนิกส์ที่หลากหลายได้รับการสนับสนุนจากมรดกการผลิตของ Intel และสร้างขึ้นด้วยคุณสมบัติเช่น Multivolt I/O และ JTAG การปฏิบัติตามกฎระเบียบอุปกรณ์ยังคงให้บริการในระบบมรดกและระบบพิเศษแม้จะล้าสมัยไม่ว่าคุณจะทำงานในระบบอัตโนมัติอุตสาหกรรมแอปพลิเคชันที่ฝังตัวหรือโครงสร้างพื้นฐานด้านโทรคมนาคม EPM7160ELC84-15 ให้ประสิทธิภาพที่เชื่อถือได้และมูลค่าระยะยาว
ซอฟต์แวร์แผ่นดิสก์ 06/พฤศจิกายน/2020.pdf
กรุณาส่งคำถามเราจะตอบกลับทันที
EPM7160ELC84-15 เหมาะอย่างยิ่งสำหรับแอปพลิเคชันที่ง่ายหรือมีความไวต่อต้นทุนเนื่องจากเป็นอิง EEPROM และไม่จำเป็นต้องมีหน่วยความจำการกำหนดค่าภายนอกCPLDs ใหม่หรือ FPGAs อาจให้ความสามารถในการตรรกะมากขึ้นประสิทธิภาพที่เร็วขึ้นหรือคุณสมบัติขั้นสูง แต่มักจะมีค่าใช้จ่ายและความซับซ้อนที่สูงขึ้นหากการออกแบบของคุณไม่ต้องการทรัพยากรระดับสูงอุปกรณ์นี้เป็นตัวเลือกที่มีประสิทธิภาพมากขึ้น
คุณสามารถใช้ซอฟต์แวร์ Altera Max+Plus II หรือ Intel Quartus II ในการออกแบบรวบรวมจำลองและตั้งโปรแกรม EPM7160ELC84-15เครื่องมือเหล่านี้รองรับ CPLDs Max 7000 Series ที่เก่ากว่าและเสนอทั้งตัวเลือกการออกแบบแบบแผนผังและ HDL
EPM7160ELC84-15 สามารถ reprogrammed สูงสุด 100 เท่าด้วยเทคโนโลยี EEPROMสิ่งนี้ช่วยให้การอัปเดตและการแก้ไขระหว่างการสร้างต้นแบบและแม้กระทั่งหลังจากการปรับใช้ให้ความยืดหยุ่นในระยะยาว
ใช่มันรองรับ Multivolt ™ I/O ซึ่งหมายความว่าสามารถเชื่อมต่อกับอุปกรณ์ที่ทำงานที่ 5V, 3.3V หรือ 2.5V ทำให้สามารถปรับให้เข้ากับสภาพแวดล้อมแรงดันไฟฟ้าที่แตกต่างกันและช่วยรวมเข้ากับระบบเทคโนโลยีผสม
ใช่, USB-Blaster, ByteBlasterMV และ MasterBlaster เป็นเครื่องมือการเขียนโปรแกรมที่เข้ากันได้ซึ่งเชื่อมต่อผ่าน JTAG กับ EPM7160ELC84-15 สำหรับการเขียนโปรแกรมในระบบ (ISP)
บน 18/04/2025
บน 17/04/2025
บน 18/04/8000 147772
บน 18/04/2000 112009
บน 18/04/1600 111351
บน 18/04/0400 83768
บน 01/01/1970 79565
บน 01/01/1970 66960
บน 01/01/1970 63100
บน 01/01/1970 63040
บน 01/01/1970 54097
บน 01/01/1970 52184