
ที่ EPF6016ATC144-2N เป็นสมาชิกของตระกูล Flex 6000 FPGA ที่พัฒนาโดย Altera ซึ่งปัจจุบันเป็นส่วนหนึ่งของ Intelสร้างขึ้นบนตรรกะ reprogrammable ที่ใช้ SRAM อุปกรณ์นี้ได้รับการออกแบบมาเพื่อความยืดหยุ่นในแอปพลิเคชันตรรกะดิจิตอลความหนาแน่นกลางมันใช้ประโยชน์จากสถาปัตยกรรม Optiflex ซึ่งรวมบล็อกอาร์เรย์ลอจิก (ห้องปฏิบัติการ) และเมทริกซ์เชื่อมต่อความเร็วสูงเพื่อให้การใช้ทรัพยากรที่มีประสิทธิภาพและการกำหนดเส้นทางสัญญาณที่รวดเร็วEPF6016ATC144-2N รองรับการกำหนดค่าใหม่ในระบบทำให้เหมาะอย่างยิ่งสำหรับการออกแบบที่ต้องการการอัปเดตหรือการปรับเปลี่ยนการปรับใช้เป็นส่วนหนึ่งของซีรี่ส์ Flex 6000 มันมีโซลูชันที่คุ้มค่าสำหรับการเปลี่ยนอาร์เรย์เกตแบบดั้งเดิมในขณะที่ทำให้วงจรการพัฒนาง่ายขึ้น
กำลังมองหา EPF6016ATC144-2N?ติดต่อเราเพื่อตรวจสอบหุ้นปัจจุบันเวลารอคอยและราคา

สัญลักษณ์ EPF6016ATC144-2N

EPF6016ATC144-2N footprint

รุ่น EPF6016ATC144-2N 3D
- ความจุตรรกะ
EPF6016ATC144-2N มีประตูระบบประมาณ 16,000 ประตูซึ่งใช้งานโดยใช้องค์ประกอบตรรกะ 1,320 (LES) ใน 132 บล็อกอาร์เรย์ลอจิก (ห้องปฏิบัติการ)สิ่งนี้ให้ความซับซ้อนปานกลางที่เหมาะสำหรับการใช้งาน FPGA ระดับกลาง
- I/O หมุด
รองรับหมุด I/O ที่ผู้ใช้ได้สูงสุด 117 คนพินเหล่านี้ช่วยให้การเชื่อมต่อที่ยืดหยุ่นกับส่วนประกอบของระบบและอุปกรณ์ภายนอก
- แรงดันหลัก
CORE ทำงานที่ 3.3V โดยมีช่วงการทำงานตั้งแต่ 3.0V ถึง 3.6V ซึ่งจะช่วยให้เข้ากันได้กับระบบดิจิตอลแรงดันไฟฟ้าต่ำมาตรฐาน
- แรงดันไฟฟ้า I/O
คุณลักษณะ Multivolt I/O รองรับการเชื่อมต่อกับอุปกรณ์ที่ใช้ระดับ 3.3V หรือ 2.5Vสิ่งนี้ทำให้การรวมเข้ากับสภาพแวดล้อมแบบผสมกันได้ง่ายขึ้น
- อุณหภูมิการทำงาน
ช่วงอุณหภูมิทางแยกการทำงานมาตรฐานคือ 0 ° C ถึง +85 ° Cสิ่งนี้สนับสนุนสภาพแวดล้อมเชิงพาณิชย์และอุตสาหกรรมทั่วไป
- จัดหากระแสไฟฟ้า
มันดึงประมาณ 5mA ในระหว่างการทำงานปกติและน้อยกว่า 0.5mA ในโหมดสแตนด์บายสิ่งนี้ช่วยประหยัดพลังงานในการออกแบบที่ใส่ใจพลังงาน
- นาฬิกาความเร็ว (เกรดความเร็ว –2N)
ด้วยเกรดความเร็ว –2 มันจะได้รับความถี่ลอจิกภายในสูงถึงประมาณ 166MHzสิ่งนี้ช่วยให้การคำนวณอย่างรวดเร็วในการประมวลผลสัญญาณหรือตรรกะควบคุม
- สถาปัตยกรรม
ขึ้นอยู่กับสถาปัตยกรรม Optiflex ของ Altera ใช้ตรรกะที่ใช้ LUT กับทรัพยากรการกำหนดเส้นทางเฉพาะสถาปัตยกรรมนี้มีความหนาแน่นของตรรกะสูงและประสิทธิภาพที่มีประสิทธิภาพ
- Fasttrack Interconnect
กริดการกำหนดเส้นทาง FastTrack ช่วยให้เส้นทางสัญญาณความล่าช้าต่ำและรองรับการถ่ายโอนข้อมูลความเร็วสูงในบล็อกลอจิกสิ่งนี้มีส่วนช่วยในการกำหนดเวลาและประสิทธิภาพที่สอดคล้องกัน
- การกำหนดค่าใหม่ในวงจร
มันใช้การกำหนดค่าลอจิกที่ใช้ SRAM ช่วยให้ FPGA สามารถ reprogrammed ในระบบสิ่งนี้รองรับการอัปเดตการออกแบบหรือการปรับฮาร์ดแวร์แบบไดนามิกโดยไม่ต้องถอดออก
- การสแกนขอบเขต JTAG
อุปกรณ์นี้รวมถึงตรรกะ JTAG ที่สอดคล้องกับ IEEE 1149.1สิ่งนี้อำนวยความสะดวกในการดีบักและการทดสอบในระบบของบอร์ดและการเชื่อมต่อระหว่างกัน
- การสนับสนุนซ็อกเก็ตร้อน
สามารถแทรกหรือถอดออกได้อย่างปลอดภัยในขณะที่ขับเคลื่อนในระบบ 3.3Vคุณสมบัตินี้มีประโยชน์ในแพลตฟอร์มฮาร์ดแวร์แบบแยกส่วนหรือที่ให้บริการได้
- การทดสอบการทำงาน
แต่ละหน่วยได้รับการทดสอบอย่างสมบูรณ์ก่อนการจัดส่งสิ่งนี้ทำให้มั่นใจได้ว่าคุณภาพและไม่จำเป็นต้องใช้เวกเตอร์ทดสอบที่ผู้ใช้กำหนดในระหว่างการพัฒนา
- ความเข้ากันได้กับ PCI
อุปกรณ์นี้เข้ากันได้กับ PCI Local Bus Revision 2.2 สำหรับการทำงาน 5Vสิ่งนี้ช่วยให้สามารถใช้ในระบบฝังตัวที่ใช้ PCI แบบดั้งเดิม

แผนภาพแสดงให้เห็นว่าส่วนภายในของ FPGA มีการจัดระเบียบและเชื่อมต่ออย่างไรตรงกลางคือบล็อกอาร์เรย์ลอจิก (ห้องปฏิบัติการ) เหล่านี้เป็นหน่วยอาคารหลักของชิปห้องปฏิบัติการแต่ละห้องมีองค์ประกอบตรรกะหลายประการ (LES) ที่ดำเนินการดิจิตอลขั้นพื้นฐานเช่นประตูตรรกะและรองเท้าแตะห้องปฏิบัติการเชื่อมต่อกันด้วยการเชื่อมต่อระหว่างกันซึ่งช่วยให้ตรรกะภายในแต่ละบล็อกทำงานร่วมกันได้อย่างมีประสิทธิภาพสำหรับการสื่อสารที่กว้างขึ้นข้ามชิป Labs จะเชื่อมโยงไปยังแถวและคอลัมน์ FastTrack Interconnects เส้นทางสัญญาณที่รวดเร็วที่ให้ข้อมูลเคลื่อนที่ได้อย่างรวดเร็วจากส่วนหนึ่งของชิปไปยังอีกส่วนหนึ่งด้วยความล่าช้าต่ำรอบ ๆ ขอบด้านนอกของไดอะแกรมคือองค์ประกอบอินพุต/เอาต์พุต (IOEs)สิ่งเหล่านี้เชื่อมต่อตรรกะภายในของ FPGA กับอุปกรณ์ภายนอกโดยการแปลงระหว่างระดับตรรกะของชิปและระดับแรงดันไฟฟ้าที่ใช้โดยฮาร์ดแวร์อื่น ๆเลย์เอาต์นี้ด้วยบล็อกโมดูลาร์และเส้นทางการกำหนดเส้นทางความเร็วสูงสะท้อนให้เห็นถึงความยืดหยุ่นและการมุ่งเน้นประสิทธิภาพของสถาปัตยกรรม Optiflex

รูปแบบการกำหนดเวลา Flex 6000 แสดงให้เห็นว่าสัญญาณเคลื่อนที่อย่างไรและล่าช้าในขณะที่พวกเขาเดินทางผ่าน FPGAที่กึ่งกลางของโมเดลคือ Elements Logic (LES) ซึ่งประมวลผลข้อมูลและสัญญาณควบคุมด้วยเวลาที่เฉพาะเจาะจงLE แต่ละอันเชื่อมต่อกับเส้นทางเวลาเช่น T_DATA_TO_REG และ T_REG_TO_OUT ซึ่งกำหนดระยะเวลาในการใช้สัญญาณในการเข้าสู่การประมวลผลและออกจากตรรกะ
ถัดจาก LES เป็นเส้นทางพิเศษที่เรียกว่า Lab Carry และ Lab Cascadeสิ่งเหล่านี้อนุญาตให้สัญญาณเคลื่อนที่ในแนวนอนระหว่างองค์ประกอบลอจิกในบล็อกเดียวกันสนับสนุนการทำงานที่รวดเร็วเช่นการเพิ่มเติมและการเปรียบเทียบเส้นทางเหล่านี้ยังมีค่าเวลาของตัวเองเช่น t_carry_to_reg และ t_casc_to_out เพื่อวัดความล่าช้าในระหว่างการดำเนินการเหล่านี้
ที่ด้านล่างของไดอะแกรมองค์ประกอบอินพุต/เอาต์พุต (IOES) จัดการสัญญาณที่เข้าและออกจากชิปพวกเขารวมถึงจุดล่าช้าเช่น t_in_delay ซึ่งบัญชีสำหรับการเปลี่ยนแปลงเมื่อได้รับข้อมูลจากอุปกรณ์ภายนอก
โมเดลยังรวมถึงเส้นทางการกำหนดเส้นทางในระดับที่แตกต่างกัน (t_local, t_row, t_col และ t_global) แต่ละอันแสดงให้เห็นว่าสัญญาณเดินทางไกลแค่ไหนและใช้เวลาเท่าใดเส้นทางเหล่านี้ช่วยให้เข้าใจและจัดการความล่าช้าในส่วนต่าง ๆ ของชิปทำให้ง่ายต่อการบรรลุเป้าหมายและเป้าหมายเวลา
|
พิมพ์ |
พารามิเตอร์ |
|
ผู้ผลิต |
Altera/Intel |
|
ชุด |
งอ 6000 |
|
การบรรจุหีบห่อ |
ถาด |
|
สถานะชิ้นส่วน |
ล้าสมัย |
|
จำนวนห้องปฏิบัติการ/CLBS |
132 |
|
จำนวนองค์ประกอบตรรกะ/เซลล์ |
1320 |
|
จำนวน I/O |
117 |
|
จำนวนประตู |
16000 |
|
แรงดันไฟฟ้า - อุปทาน |
3V ~ 3.6V |
|
ประเภทการติดตั้ง |
ติดตั้งพื้นผิว |
|
อุณหภูมิการทำงาน |
0 ° C ~ 85 ° C (TJ) |
|
แพ็คเกจ / เคส |
144-LQFP |
|
แพ็คเกจอุปกรณ์ซัพพลายเออร์ |
144-TQFP (20x20) |
|
หมายเลขผลิตภัณฑ์พื้นฐาน |
EPF6016 |
1. งานการประมวลผลสัญญาณดิจิตอล (DSP)
ด้วยองค์ประกอบตรรกะ 1,320 และการเชื่อมต่อที่รวดเร็ว EPF6016ATC144-2N รองรับการใช้งานฟังก์ชั่นการประมวลผลสัญญาณดิจิตอลขนาดเล็กถึงระดับกลางมันสามารถใช้ในการสร้างตัวกรอง FIR ที่กำหนดเองแกน FFT หรือตรรกะเลขคณิตแบบขนานสำหรับการแปลงสัญญาณแม้ว่าจะไม่มีบล็อก DSP เฉพาะหรือตัวคูณแบบฝังตัว แต่ตรรกะวัตถุประสงค์ทั่วไปของมันสามารถจัดการการดำเนินการสะสมทวีคูณซ้ำ ๆ ที่เหมาะสำหรับการประมวลผลเสียงแบบฝังตัวการกรองข้อมูลเซ็นเซอร์และการสร้างรูปคลื่นในระบบควบคุมหรือระบบสื่อสาร
2. การควบคุมแบบฝังและระบบอัตโนมัติอุตสาหกรรม
อุปกรณ์นี้เหมาะอย่างยิ่งสำหรับแอพพลิเคชั่นควบคุมแบบฝังตัวในสภาพแวดล้อมอุตสาหกรรมความสามารถในการเชื่อมต่อกับแรงดันไฟฟ้าผสม I/O (2.5 V และ 3.3 V) การทำงานที่มั่นคงภายใต้อุณหภูมิเชิงพาณิชย์มาตรฐาน (0–85 ° C) และการสนับสนุนสำหรับการทำล็อคร้อนทำให้ความน่าเชื่อถือสำหรับการรวมเข้ากับตัวควบคุมตรรกะที่ตั้งโปรแกรมได้ (PLCs) หน่วยควบคุมมอเตอร์ความสามารถในการกำหนดค่าใหม่ช่วยให้ความยืดหยุ่นของผลิตภัณฑ์ในระยะยาวซึ่งสามารถอัปเดตตรรกะได้โดยไม่ต้องเปลี่ยนฮาร์ดแวร์
3. การเชื่อมโยงโปรโตคอลการสื่อสารและตรรกะอินเตอร์เฟส
ด้วยการสนับสนุน I/O Multivolt และเครือข่ายการกำหนดเส้นทางที่มีประสิทธิภาพ EPF6016ATC144-2N สามารถใช้เพื่อใช้อินเทอร์เฟซการสื่อสารที่กำหนดเองและตัวแปลงโปรโตคอลมันสามารถสร้าง UARTs, ตัวควบคุม SPI หรือนักแปลบัสแบบขนานเพื่อเปิดใช้งานการโต้ตอบระหว่างระบบดิจิตอลที่ไม่ตรงกันการนับ I/O ปานกลาง (117 GPIOS) และการจัดการนาฬิกาภายในยังรองรับการส่งสัญญาณที่ไวต่อเวลาทำให้เหมาะสำหรับอุปกรณ์เครือข่ายการจำลองบัสแบบดั้งเดิมหรือเป็นองค์ประกอบตรรกะกาวในระบบการสื่อสารข้อมูลขนาดใหญ่
4. การทดสอบระดับบอร์ดการดีบักและการตรวจสอบ
ด้วยความสามารถในการสแกน JTAG ในตัว (IEEE 1149.1 ตามมาตรฐาน) EPF6016ATC144-2N รองรับการทดสอบระดับบอร์ดขั้นสูงโดยไม่ต้องใช้โพรบตรรกะภายนอกหรือการวินิจฉัยที่ล่วงล้ำสามารถตรวจสอบการเชื่อมต่อ I/O ตรวจจับวงจรเปิดหรือลัดวงจรและทำการตรวจสอบในระบบระหว่างการผลิตหรือการบำรุงรักษาภาคสนามคุณสมบัตินี้มีประโยชน์ใน PCB หลายชั้นที่ซับซ้อนหรือในระบบที่การเข้าถึงจุดทดสอบแบบดั้งเดิมมี จำกัด หรือไม่สามารถทำได้
|
คุณสมบัติ |
EPF6016ATC100-1 |
EPF6016ATC100-3N |
EPF6016ATC144-3N |
|
ผู้ผลิต |
การเปลี่ยนแปลง |
Intel (Altera Legacy) |
Intel (Altera Legacy) |
|
ตระกูล |
งอ 6000 |
งอ 6000 |
งอ 6000 |
|
องค์ประกอบตรรกะ (LES) |
1,320 |
1,320 |
1,320 |
|
จำนวนประตู (ประมาณ) |
16,000 |
16,000 |
16,000 |
|
บรรจุุภัณฑ์ |
TQFP 100 พิน |
TQFP 100 พิน |
144-pin TQFP |
|
ผู้ใช้ I/O PINS |
81 |
81 |
117 |
|
เกรดความเร็ว |
-1 (มาตรฐาน) |
-3N (ความเร็วสูง) |
-3N (ความเร็วสูง) |
|
ความถี่นาฬิกาสูงสุด |
ต่ำกว่า (โดยทั่วไป ~ 100 MHz) |
สูงกว่า (สูงถึง ~ 166 MHz) |
สูงกว่า (สูงถึง ~ 166 MHz) |
|
ประเภทการกำหนดค่า |
อิง SRAM |
อิง SRAM |
อิง SRAM |
|
แรงดันไฟฟ้า |
3.3 V |
3.3 V |
3.3 V |
|
ซ็อกเก็ตร้อน |
ใช่ |
ใช่ |
ใช่ |
|
การสแกน JTAG/ขอบเขต |
ใช่ |
ใช่ |
ใช่ |
|
แอปพลิเคชัน |
ตรรกะพื้นฐานการออกแบบขนาดกะทัดรัด |
ตรรกะการควบคุมที่เร็วขึ้นกะทัดรัด |
ระบบประสิทธิภาพสูงมากขึ้น I/O |
|
ความพร้อม |
ล้าสมัย |
ล้าสมัย |
ล้าสมัย |
1. เลือกโหมดการกำหนดค่า
EPF6016ATC144-2N รองรับการกำหนดค่าที่ใช้ SRAM ซึ่งหมายความว่าต้องมีการเขียนโปรแกรมในทุก ๆ การเพิ่มกำลังอุปกรณ์อนุญาตให้มีแผนการกำหนดค่าหลายแบบส่วนใหญ่เป็นอนุกรมพาสซีฟ (PS) และแบบพาสซีฟแบบขนานอะซิงโครนัส (PPA)โหมดการกำหนดค่าจะถูกกำหนดโดยวิธีการเชื่อมต่อ MSEL PINตัวอย่างเช่นเมื่อ MSEL ถูกผูกไว้ต่ำอุปกรณ์คาดว่าข้อมูลจะถูกส่งแบบอนุกรมผ่าน EEPROM ภายนอก (เช่น EPC1) หรือสายเคเบิลดาวน์โหลดการเลือกวิธีการกำหนดค่าที่ถูกต้องขึ้นอยู่กับการออกแบบระบบโดยใช้ EEPROM สำหรับการบูตอัตโนมัติหรือใช้สายเคเบิลสำหรับการสร้างต้นแบบและการทดสอบ
2. รวบรวมการออกแบบ FPGA และสร้างไฟล์การเขียนโปรแกรม
ในการตั้งโปรแกรม FPGA คุณต้องสร้างการออกแบบฮาร์ดแวร์ของคุณก่อนโดยใช้ซอฟต์แวร์การออกแบบ Quartus หรือ Legacy Max+II ของ Intelหลังจากการรวบรวมเครื่องมือจะสร้าง SOF (ไฟล์วัตถุ SRAM) ที่แสดงถึงตรรกะที่กำหนดค่าSOF นี้จะต้องถูกแปลงเป็นรูปแบบที่เข้ากันได้กับวิธีการกำหนดค่าที่คุณเลือก:
• .RBF หรือ. pof สำหรับอุปกรณ์ EEPROM (เช่น EPC1)
• .TTF หรือ. HEX สำหรับไมโครคอนโทรลเลอร์หรือการโหลดแบบขนาน
การแปลงทำได้โดยใช้ยูทิลิตี้ตัวแปลงไฟล์ในตัวในซอฟต์แวร์การออกแบบขั้นตอนนี้ทำให้มั่นใจได้ว่าบิตสตรีมจะถูกจัดรูปแบบอย่างถูกต้องเพื่อให้ FPGA ตีความ
3. โปรแกรมหน่วยความจำการกำหนดค่า (หากใช้ EEPROM)
ในแอปพลิเคชันที่ใช้อุปกรณ์กำหนดค่าอนุกรมเช่น EPC1 ขั้นตอนต่อไปคือการโหลดข้อมูลการกำหนดค่าลงใน EEPROMโดยทั่วไปจะทำโดยใช้เครื่องมือการเขียนโปรแกรมเดสก์ท็อป (เช่นโปรแกรมเมอร์ Max+Plus II หรือโปรแกรมเมอร์ Quartus)กระบวนการเกี่ยวข้องกับการวาง EEPROM ในซ็อกเก็ตการเขียนโปรแกรมหรือเชื่อมต่อในวงจรโหลดไฟล์การเขียนโปรแกรมที่เหมาะสม (โดยปกติ. pof หรือ. rbf) และเริ่มต้นรอบโปรแกรมเมื่อตั้งโปรแกรมแล้ว EEPROM จะให้ข้อมูลการกำหนดค่ากับ FPGA โดยอัตโนมัติทุกครั้งที่ระบบพลังเพิ่มขึ้นโดยไม่จำเป็นต้องใช้การเขียนโปรแกรมซ้ำด้วยตนเอง
4. กำหนดค่าโดยใช้สายดาวน์โหลด (Serial Passive)
อีกทางเลือกหนึ่งสำหรับการบู๊ตที่ใช้ EEPROM ใช้สายเคเบิลดาวน์โหลด (เช่น USB-Blaster หรือ ByteBlaster) เพื่อกำหนดค่า FPGA โดยตรงในวิธีนี้คุณเชื่อมต่อสายเคเบิลเข้ากับพีซีของคุณและ NCONFIG, DCLK, DATA และ PON ของ FPGA ของ FPGAการใช้โปรแกรมเมอร์ Quartus คุณจะเริ่มกระบวนการกำหนดค่าซึ่งพัลส์ NConfig ต่ำเพื่อเริ่มต้นจากนั้นเครื่องมือจะส่งข้อมูลการกำหนดค่าผ่านสายข้อมูลโดย DCLKกระบวนการเสร็จสมบูรณ์เมื่อ conf_done สูงแสดงการกำหนดค่าที่ประสบความสำเร็จและการเปลี่ยนผ่านของอุปกรณ์เป็นโหมดผู้ใช้
5. กำหนดค่าโดยใช้ไมโครคอนโทรลเลอร์ (อนุกรมพาสซีฟ/ขนาน)
หากระบบของคุณใช้ไมโครคอนโทรลเลอร์แบบฝังตัวก็สามารถทำหน้าที่เป็นต้นแบบการกำหนดค่าของ FPGA ได้ในการตั้งค่านี้ไมโครคอนโทรลเลอร์ยืนยัน NCONFIG ต่ำเพื่อรีเซ็ต FPGA จากนั้นเลื่อนบิตสตรีมการกำหนดค่าผ่านข้อมูลในขณะที่สลับ DCLKข้อกำหนดด้านเวลาจะต้องได้รับการเคารพเวลาการตั้งค่าข้อมูลก่อนเวลานาฬิกาและเวลาพักหลังจากนั้นเป็นสิ่งที่ดีสำหรับการกำหนดค่าที่ประสบความสำเร็จไมโครคอนโทรลเลอร์สามารถตรวจสอบหมุด NSTATUS และ CONF_DONE เพื่อตรวจจับข้อผิดพลาดการกำหนดค่าหรือยืนยันความสำเร็จที่สำเร็จวิธีนี้ให้การควบคุมอย่างเต็มที่เกี่ยวกับกระบวนการกำหนดค่าและรองรับการอัปเดตแบบไดนามิกในฟิลด์
6. ตรวจสอบสัญญาณการกำหนดค่า
ในระหว่างกระบวนการกำหนดค่า FPGA ให้ข้อเสนอแนะผ่านหมุดสถานะ:
• nstatus ระบุการตรวจจับข้อผิดพลาด;มันจะต่ำหากมีความผิดพลาดเกิดขึ้น (เช่นข้อผิดพลาดของ CRC หรือการละเมิดเวลา)
• conf_done สูงเมื่อบิตการกำหนดค่าทั้งหมดได้รับการโหลดและตรวจสอบแล้ว
หาก Nstatus ยังคงสูงและ conf_done เปลี่ยนสูงเมื่อสิ้นสุดลำดับอุปกรณ์จะเข้าสู่โหมดผู้ใช้โดยอัตโนมัติซึ่งตรรกะที่ผู้ใช้กำหนดจะทำงานอยู่การตรวจสอบสัญญาณนี้มีความสำคัญเพื่อให้แน่ใจว่ากระบวนการเขียนโปรแกรมเสร็จสมบูรณ์สำเร็จ
7. ดำเนินการกำหนดค่าใหม่เมื่อจำเป็น
เนื่องจาก EPF6016ATC144-2N ใช้ SRAM-based จึงสามารถกำหนดค่าใหม่ได้ตลอดเวลาโดยสลับ NCONFIG PIN ต่ำซึ่งรีเซ็ตอุปกรณ์และรีสตาร์ทรอบการกำหนดค่าคุณสมบัตินี้ช่วยให้การอัปเดตระบบที่ยืดหยุ่นและการเปลี่ยนแปลงระหว่างการทำงานโดยไม่ต้องเปลี่ยนทางกายภาพความสามารถในการกำหนดค่าใหม่ในขณะที่ในวงจรยังรองรับความซ้ำซ้อนการแลกเปลี่ยนฟังก์ชั่นแบบไดนามิกหรือแก้ไขข้อบกพร่องหลังการปรับใช้สิ่งนี้ทำให้อุปกรณ์เหมาะสมอย่างยิ่งสำหรับแอปพลิเคชันที่ต้องการความสามารถในการปรับตัวหรืออายุยืน
8. ปฏิบัติตามข้อกำหนดด้านเวลาและไฟฟ้า
การเขียนโปรแกรม EPF6016ATC144-2N ประสบความสำเร็จยังต้องให้ความสนใจกับข้อ จำกัด ทางไฟฟ้าและเวลานาฬิกาการกำหนดค่า (DCLK) จะต้องตรงกับขีด จำกัด ความถี่ (เช่นโดยทั่วไปแล้วสูงสุด 10 MHz ในโหมดอนุกรมมาตรฐาน)อุปกรณ์ต้องการความล่าช้าสั้น ๆ (ประมาณ 200 มิลลิวินาที) หลังจากเปิดเครื่องสำหรับการรีเซ็ตพลังงานภายในเพื่อให้มีเสถียรภาพนอกจากนี้สัญญาณการกำหนดค่าทั้งหมดควรสะอาดไม่มีเสียงรบกวนและถูกยกเลิกอย่างเหมาะสมหากใช้การทำล็อคร้อนต้องใช้ความระมัดระวังเพื่อให้แน่ใจว่ามีความสมบูรณ์ของสัญญาณและการจัดลำดับพลังงานที่เหมาะสมและ I/O
- คุ้มค่าสำหรับการออกแบบที่ซับซ้อนกลาง
EPF6016ATC144-2N สร้างความสมดุลระหว่างความสามารถในการจ่ายและฟังก์ชั่นทำให้เหมาะสำหรับการออกแบบที่ต้องการความยืดหยุ่นมากกว่าตรรกะคงที่ แต่ไม่ได้ปรับค่าใช้จ่ายหรือค่าใช้จ่ายพลังงานของ FPGA ระดับสูง
- การออกแบบและการรวม PCB ที่ง่ายขึ้น
เมื่อเปรียบเทียบกับ FPGAs ที่มีความหนาแน่นสูงกว่าซึ่งมักจะต้องใช้แพ็คเกจ BGA ที่ดี EPF6016ATC144-2N มาในแพ็คเกจ TQFP 144-pin มาตรฐานบรรจุภัณฑ์นี้ทำให้ทั้งการออกแบบและการผลิต PCBs ง่ายขึ้นเนื่องจากหลีกเลี่ยงความต้องการเครื่องมือเค้าโครงขั้นสูง microvias หรือบอร์ดนับชั้นสูงที่มีราคาแพงนอกจากนี้ยังช่วยอำนวยความสะดวกในการขายด้วยมือหรือการทำซ้ำขั้นพื้นฐานซึ่งเป็นประโยชน์สำหรับทีมเล็ก ๆ หรือห้องปฏิบัติการที่มีความสามารถในการประกอบ จำกัด
- ความเสี่ยงต่ำของการล้าสมัยในระหว่างการปรับใช้
เนื่องจากการสนับสนุนที่ยาวนานในการใช้งานอุตสาหกรรมดั้งเดิม EPF6016ATC144-2N ยังคงมีอยู่ในตลาดรองหลายแห่งและยังคงได้รับการสนับสนุนอย่างกว้างขวางในซอฟต์แวร์การออกแบบเช่น Quartus II และ Max+Plus IIสำหรับ บริษัท ที่ดูแลผลิตภัณฑ์ที่มีวงจรยาวเช่นระบบอัตโนมัติจากโรงงานระบบการวัดหรือโมดูลโทรคมนาคมสิ่งนี้ทำให้มั่นใจได้ว่าการเข้าถึงซิลิคอนที่รู้จักกันดีอย่างต่อเนื่องโดยไม่จำเป็นต้องออกแบบฮาร์ดแวร์รอบ FPGA ที่ซับซ้อนกว่าใหม่
- พฤติกรรมที่เชื่อถือได้
ซึ่งแตกต่างจาก FPGA ที่มีประสิทธิภาพสูงใหม่ที่ทำงานที่ระยะขอบแน่นและมีความไวต่อพลังงานและความผันผวนของอุณหภูมิ EPF6016ATC144-2N นั้นแข็งแกร่งและทนต่อการเปลี่ยนแปลงสภาพแวดล้อมทั่วไปมันทำงานได้อย่างสะดวกสบายในช่วงอุณหภูมิเชิงพาณิชย์และรองรับซ็อกเก็ตร้อนซึ่งทำให้เชื่อถือได้ในระบบแบบแยกส่วนหรือที่ให้บริการความน่าเชื่อถือนี้ทำให้เป็นตัวเลือกที่ใช้งานได้จริงสำหรับระบบที่ต้องการประสิทธิภาพที่สอดคล้องกันเมื่อเวลาผ่านไปและภายใต้เงื่อนไขตัวแปร
- ความมั่นคงในการออกแบบระยะยาว
ในสถานการณ์ที่ความพร้อมใช้งานในระยะยาวและการแช่แข็งการออกแบบมีความสำคัญมากกว่าประสิทธิภาพที่ทันสมัยอุปกรณ์นี้เป็นตัวเลือกที่แข็งแกร่งเมื่อตรรกะได้รับการตรวจสอบแล้วและไฟล์การกำหนดค่าล็อคลงระบบทั้งหมดจะไม่เปลี่ยนแปลงเป็นเวลาหลายปีแม้กระทั่งทศวรรษนี่คือประโยชน์ที่สำคัญในการบินและอวกาศการขนส่งและการประยุกต์ทางทหารที่มีการกำหนดส่วนใหม่ของชิ้นส่วนใหม่มีราคาแพงหรือทำไม่ได้
ประเภทแพ็คเกจ: TQFP-144 (แพ็คเกจแบนรูปสี่เหลี่ยมบาง ๆ )
ขนาดตัว: 20 มม. × 20 มม.
พิทช์: 0.5 มม.
จำนวนพิน: 144 พิน
ความสูงของแพ็คเกจ: 1.0 มม.
ประเภทเฟรมตะกั่ว: นกนางนวลนำไปสู่ทั้งสี่ด้าน
ประเภทการติดตั้ง: พื้นผิวติดตั้ง (SMT)
EPF6016ATC144-2N ผลิตโดยเดิม Altera Corporationผู้บุกเบิกในการพัฒนาอาร์เรย์ประตูที่ตั้งโปรแกรมได้ (FPGAs)ในปี 2558 Altera ได้มาโดย Intel Corporationและขณะนี้อุปกรณ์ได้รับการจดทะเบียนอย่างเป็นทางการภายใต้กลุ่มโซลูชั่นที่ตั้งโปรแกรมได้ของ Intel ซึ่งจัดการและรองรับสายผลิตภัณฑ์ FPGA ของ Altera ของ Alteraแม้ว่า EPF6016ATC144-2N จะเป็นส่วนหนึ่งของครอบครัวที่หยุดทำงาน แต่ Intel ยังคงเป็นผู้ผลิตที่เป็นทางการและผู้ดูแลอุปกรณ์นี้การเก็บรักษาเอกสารการสนับสนุนที่เก็บถาวรและการแจ้งเตือนวงจรชีวิตภายใต้แบรนด์ Intel
EPF6016ATC144-2N เป็น FPGA ที่ยืดหยุ่นและเชื่อถือได้สำหรับโครงการต่าง ๆ มากมายมันมีกำลังลอจิกจำนวนมากพินอินพุต/เอาต์พุตจำนวนมากและการอัปเดตในระบบง่าย ๆการออกแบบรองรับระบบแรงดันไฟฟ้าผสมการเคลื่อนไหวของข้อมูลที่รวดเร็วและการเขียนโปรแกรมใหม่โดยไม่ต้องลบออกจากบอร์ดมักจะใช้ในสิ่งต่าง ๆ เช่นระบบควบคุมการประมวลผลสัญญาณลิงก์การสื่อสารและอุปกรณ์ทดสอบด้วยการสนับสนุนที่แข็งแกร่งความพร้อมใช้งานที่ยาวนานและบรรจุภัณฑ์ที่เรียบง่ายมันยังคงเป็นตัวเลือกที่ชาญฉลาดซึ่งต้องการโซลูชันที่ประหยัดต้นทุนและมีเสถียรภาพ
กรุณาส่งคำถามเราจะตอบกลับทันที
คุณสามารถใช้ซอฟต์แวร์ Legacy Quartus II หรือ Max+Plus II ของ Intel เพื่อการพัฒนาและการรวบรวมสำหรับการเขียนโปรแกรมเครื่องมือเช่นสายเคเบิล USB-blaster และโปรแกรมเมอร์ Quartus ยังคงเข้ากันได้กับการกำหนดค่า
ใช่.แพ็คเกจ TQFP-144 ทำให้ง่ายต่อการสร้างต้นแบบโดยไม่จำเป็นต้องใช้เครื่องมือประกอบขั้นสูงนอกจากนี้ยังเหมาะสำหรับการผลิตขนาดเล็กที่ต้องการต้นทุนและความยืดหยุ่นต่ำ
ในขณะที่ไม่ได้มีคุณสมบัติหลากหลายเท่ากับ FPGA ระดับสูงที่ทันสมัย แต่ EPF6016ATC144-2N เสนอประสิทธิภาพที่เชื่อถือได้สำหรับความซับซ้อนของตรรกะปานกลางด้วยการใช้พลังงานที่ต่ำกว่าและการรวมที่ง่ายขึ้นทำให้ประหยัดค่าใช้จ่ายสำหรับแอปพลิเคชันจำนวนมาก
ใช่.FPGA นี้รองรับซ็อกเก็ตร้อนสำหรับระบบ 3.3V ช่วยให้สามารถแทรกหรือลบออกได้โดยไม่ต้องปิดเครื่องบอร์ดโฮสต์เหมาะสำหรับการบริการภาคสนามหรือการออกแบบฮาร์ดแวร์แบบแยกส่วน
EPF6016ATC144-2N นำเสนอวัฏจักรการพัฒนาที่เร็วขึ้น reprogramming ในสนามและลดต้นทุนล่วงหน้าเมื่อเทียบกับ ASICSเมื่อเทียบกับ CPLDs นั้นให้ความสามารถในการตรรกะมากขึ้นและการกำหนดเส้นทางที่ยืดหยุ่นเหมาะสำหรับการออกแบบที่ปรับขนาดและพัฒนาได้
บน 10/07/2025
บน 10/07/2025
บน 19/04/8000 147782
บน 19/04/2000 112066
บน 19/04/1600 111352
บน 19/04/0400 83824
บน 01/01/1970 79640
บน 01/01/1970 67004
บน 01/01/1970 63128
บน 01/01/1970 63067
บน 01/01/1970 54097
บน 01/01/1970 52218